DI-UMONS : Dépôt institutionnel de l’université de Mons

Recherche transversale
Rechercher
(titres de publication, de périodique et noms de colloque inclus)
2018-12-09 - Colloque/Article dans les actes avec comité de lecture - Anglais - 4 page(s)

Seutin Nathan, Garcia Vazquez Hugo , Quenon Alexandre , Dualibe Fortunato , "Design of a Low-Voltage EEG Detector Based on a Chopping Amplifier in CMOS 65-nm" in IEEE International Conference on Electronics, Circuits and Systems (IEEE ICECS), Bordeaux, France, 2018

  • Codes CREF : Technol. des composantes électroniques [microélectronique] (DI2521), Semi-conducteurs (DI2512), Technologie des télécommunications [transmission] (DI2556), Circuits intégrés (DI2531), Electronique générale (DI2510), Hyperfréquences (DI2540)
  • Unités de recherche UMONS : Electronique et Microélectronique (F109)
  • Instituts UMONS : Institut NUMEDIART pour les Technologies des Arts Numériques (Numédiart), Institut de Recherche en Energétique (Energie)

Abstract(s) :

(Anglais) This paper presents a design of an Electroencephalography (EEG) detector circuit powered by 1.2V using a CMOS 65-nm process. The circuit comprises two main blocks: a chopping amplifier and a bandpass filter bank. The latter was implemented using Gm-C technology. The chopping amplifier comprises two Miller amplifiers and two choppers. The gm/ID methodology is used in order to size transistors. The designed EEG detector can amplify brain signals in the order of microvolts by 100dB. The whole detector demands a current consumption of 543uA and 31164mm^2 of active area. The power supply rejection PSRR results in 130.05dB. The circuit can be used in a Brain-Computer Interface (BCI) for several applications.